音频PLL计算工具是一款LPC1800 音频PLL计算工具,PC1800系列ARM是基于第二代Cortex-M3内核的微控制器,可用于嵌入式应用,为系统提供更强大的性能,例如低功耗、增强的调试特性和对高级功能模块的集成。LPC1800系列ARM的工作频率高达180MHz,采用3级流水线和哈佛结构,带有独立的本地指令和数据总线以及用于外设的第三条总线。并包含一个内部预取指单元,支持随机跳转的分支操作。
处理器内核
ARM Cortex-M3处理器,可在高达180MHz的频率下运行;
ARM Cortex-M3内置存储器保护单元(MPU),支持8个区域;
ARM Cortex-M3内置嵌套向量中断控制器(NVIC);
非可屏蔽中断(NMI)输入;
具有JTAG和串行线调试、串行跟踪、八个断点和四个观察点;
支持ETM和ETB;
系统节拍定时器。
片内存储器
1MB片内Flash程序存储器;
200KB的SRAM,用于存储代码和数据;
2个带独立总线访问的32KB SRAM块,2个SRAM块可分别断电;
64KB的ROM,包含引导程序和片内软件驱动;
128位的一次性可编程(OTP)存储器,供用户使用。
时钟产生单元
晶体振荡器的操作频率为1MHz~25MHz;
12MHz内部RC振荡器精度为1%;
极低功耗的RTC晶体振荡器;
3个PLL允许CPU在最大的频率下工作而无需高频晶体,第1个PLL可用于USB,第3个PLL可用于音频锁相环;
时钟输出。
串行接口
四线SPI Flash接口(SPIFI),传输速率高达80Mbps/通道;
1个具有RMII和MII接口的10/100M以太网接口,支持DMA传输实现高吞吐量;
1个高速USB 2.0 Host/ Device /OTG接口,带有片内PHY,支持DMA传输;
1个高速USB 2.0 Host/ Device接口,带有片内全速PHY和支持片外高速PHY的ULPI接口;
4个支持550模式和DMA传输的UART:其中一个UART具有完整的调制解调器接口;一个UART具有IrDA接口;三个UART支持同步模式和符合ISO7816规范的智能卡接口;
2个单通道C_CAN 2.0B控制器;
2个带FIFO和多协议支持的SSP控制器,支持DMA传输;
1个带有监控模式和开漏I/O引脚、支持快速加模式的 I2C总线接口,符合I2C总线规范,传输据速率高达1Mbit/s;
1个带有监控模式和标准I/O引脚、支持快速加模式的 I2C总线接口,传输据速率高达1Mbit/s;
2个单输入单输出的I2S接口,支持DMA传输。
数字外设
外部存储器控制器(EMC)支持外部SRAM、ROM、Flash和SDRAM器件;
LCD控制器可编程支持高达1024H×768V分辨率的LCD,支持单色及彩色STN面板和TNT彩色面板,支持1/2/4/8 bpp的颜色查找表和16/24位直接像素映射,支持DMA传输;
SD卡接口;
八通道通用DMA(GPDMA)控制器,可访问AHB上的所有存储器和所有支持DMA的AHB从机;
通用输入复用器阵列;
高达164个通用I/O管脚,可配置上拉/下拉电阻和开漏模式;
两组GPIO中断单元;
高达8个GPIO管脚可配置为电平或跳变触发中断;
GPIO寄存器位于AHB上,便于快速访问,支持DMA传输;
可配置定时器子系统(SCT);
4个具有捕获和匹配功能的通用定时器/计数器;
1个用于三相电动机控制的MCPWM;
1个正交编码器接口(QEI);
重复中断定时器(RIT);
窗看门狗定时器;
极低功耗实时时钟(RTC),位于独立电源域上,带有256个字节电池供电的备用寄存器;
三通道输入的事件记录器;
报警定时器,可电池供电。
模拟外设
1个10位的DAC,支持DMA传输,数据转换速率为400KSamples/s;
2个10位的ADC,支持DMA传输,数据转换速率为400KSamples/s。
安全性
AES解密引擎;
2个128位的安全OTP存储器,用于AES密钥存储,可供用户使用;
随机数发生器(RNG)可以通过AES的API访问;
每颗芯片具有唯一的ID。
电源
单个3.3V的(2.0V~3.6V)电源供电,通过片内DC-DC转换器给内核以及RTC电源域供电;
RTC电源域可单独由一个3V的电池来供电;
四种低功耗模式:睡眠、深度睡眠、掉电和深度掉电模式;
各个外设产生的唤醒中断可以将CPU从睡眠模式唤醒;
外部中断和采用RTC电源域中电池供电模块产生的唤醒中断可以将CPU从深度睡眠、掉电和深度掉电模式中唤醒;
带四个独立阈值的掉电检测,用于中断和强制复位;
上电复位(POR)。
封装
LQFP 144/208和BGA 100/180/256封装。
概述根据示例实施方案,由传声器的一个可变电气参数,通常是一个可变电容,在频率上控制变频振荡器。频率调制的信号被传送给一个直接的数字鉴频器,该鉴频器产生在期望语音采样率下瞬时频率的数字表示。数字鉴频器可以通过,例如将振荡器信号连同参考频率一起传送给直流(Direct)相位数字化电路,并计算相对于参考频率的振荡器瞬时相位序列来形成。然后,该相位序列被传送给数字锁相环(或者对其进行数值微分)来产生表示瞬时频率,并且因而表示语音波形的二进制字序列。因为除非作为高电平的频率调制的载波,低值的语音波形基本上没有进入集成电路,该技术基本上避免了由于高速随机逻辑电路例如微处理器和片上运行的DSP造成的噪声。